Отрывок: [16] На примере электронного модуля ввода данных (МВД) самолета Super Jet 100 рассмотрим возможность диагностики микросхем, не имеющих JTAG - интерфейса. В электронную схему платы МВД включена микросхема DEI 1046 (шинный приемник ARINC 429) - D2 являющаяся и представляющая собой кластер. Наличие в составе платы ПЛИС Intel Cyclone III D5 с JTAG интерфейс, позволяет использовать для тестирования модуля технологию граничного скани...
Полная запись метаданных
Поле DC | Значение | Язык |
---|---|---|
dc.contributor.author | Бутько А. Д. | ru |
dc.contributor.author | Министерство науки и высшего образования Российской Федерации | ru |
dc.contributor.author | Самарский национальный исследовательский университет им. С. П. Королева (Самарский университет) | ru |
dc.coverage.spatial | авиационная техника | ru |
dc.coverage.spatial | бортовые системы управления (БСУ) | ru |
dc.coverage.spatial | дефекты | ru |
dc.coverage.spatial | диссертации | ru |
dc.coverage.spatial | интегральные микросхемы (ИМС) | ru |
dc.coverage.spatial | метод граничного сканирования | ru |
dc.coverage.spatial | методы диагностирования | ru |
dc.coverage.spatial | многослойные печатные платы | ru |
dc.coverage.spatial | тестопригодность | ru |
dc.coverage.spatial | цифровые электронные модули (ЦЭМ) | ru |
dc.creator | Бутько А. Д. | ru |
dc.date.accessioned | 2022-03-17 15:47:21 | - |
dc.date.available | 2022-03-17 15:47:21 | - |
dc.date.issued | 2021 | ru |
dc.identifier | RU\НТБ СГАУ\467402 | ru |
dc.identifier.citation | Бутько, А. Д. Повышение тестопригодности цифровых электронных модулей бортовых систем управления : дис. ... канд. техн. наук : 05.13.05. - Текст : электронный / Бутько Алексей Дмитриевич ; М-во науки и высш. образования Рос. Федерации, Самар. нац. исслед. ун-т им. С. П. Королева (Самар. ун-т). - Самара, 2021. - 1 файл (5,08 Мб) | ru |
dc.identifier.uri | http://repo.ssau.ru/handle/Dissertacii-Zakryto/Povyshenie-testoprigodnosti-cifrovyh-elektronnyh-modulei-bortovyh-sistem-upravleniya-96273 | - |
dc.format.extent | Электрон. дан. | ru |
dc.title | Повышение тестопригодности цифровых электронных модулей бортовых систем управления | ru |
dc.type | Text | ru |
dc.subject.rugasnti | 55.47.29 | ru |
dc.subject.udc | 629.7.05(043.3) | ru |
dc.subject.udc | Дис | ru |
dc.textpart | [16] На примере электронного модуля ввода данных (МВД) самолета Super Jet 100 рассмотрим возможность диагностики микросхем, не имеющих JTAG - интерфейса. В электронную схему платы МВД включена микросхема DEI 1046 (шинный приемник ARINC 429) - D2 являющаяся и представляющая собой кластер. Наличие в составе платы ПЛИС Intel Cyclone III D5 с JTAG интерфейс, позволяет использовать для тестирования модуля технологию граничного скани... | - |
Располагается в коллекциях: | Диссертации (Закрыто) |
Файлы этого ресурса:
Файл | Размер | Формат | |
---|---|---|---|
Бутько А.Д. Повышение тестопригодности цифровых электронных модулей 2021.pdf | 5.21 MB | Adobe PDF | Просмотреть/Открыть |
Показать базовое описание ресурса
Просмотр статистики
Поделиться:
Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.