Отрывок: Операции программы и проверки-чтения обычно выполняются несколько раз, прежде чем сообщать об ошибке контроллеру. В случае ошибки контроллер помечает страницу как недействительную и копирует данные на дру- гую свободную, но действительную страницу. Узкий шаг словарной строки и высокое напряжение в выбранных словарных строках могут мешать другим словарным строкам в том же блоке. Чтобы помеха не влияла на со- держимое ячеек в других ...
Полная запись метаданных
Поле DC | Значение | Язык |
---|---|---|
dc.contributor.author | Самохин Д. Д. | ru |
dc.contributor.author | Козлова И. Н. | ru |
dc.contributor.author | Шишкина Д. А. | ru |
dc.contributor.author | Министерство образования и науки России | ru |
dc.contributor.author | Самарский национальный исследовательский университет им. С. П. Королева (Самарский университет) | ru |
dc.contributor.author | Институт информатики | ru |
dc.contributor.author | математики и электроники | ru |
dc.coverage.spatial | VERILOG | ru |
dc.coverage.spatial | встроенная система самотестирования | ru |
dc.coverage.spatial | маршевые тесты | ru |
dc.coverage.spatial | методы верификации | ru |
dc.coverage.spatial | постоянное запоминающее устройство (ПЗУ) | ru |
dc.coverage.spatial | цифровые блоки ячеек | ru |
dc.coverage.spatial | ячейки энергонезависимой памяти | ru |
dc.creator | Самохин Д. Д. | ru |
dc.date.issued | 2021 | ru |
dc.identifier | RU\НТБ СГАУ\ВКР20210914145448 | ru |
dc.identifier.citation | Самохин, Д. Д. Разработка цифрового блока верификации ячейки энергонезависимой памяти : вып. квалификац. работа по направлению подгот. 11.03.04 "Электроника и наноэлектроника" (уровень бакалавриата) / Д. Д. Самохин ; рук. работы И. Н. Козлова ; нормоконтролер Д. А. Шишкина ; Минобрнауки России, Самар. нац. исслед. ун-т им. С. П. Королева (Самар. ун-т), Ин-т информатики, математики и электроники, Фа. - Самара, 2021. - on-line | ru |
dc.description.abstract | В работе рассматриваются методы верификации постоянных запоминающих устройств, свойственные им модели неисправностей, а также структуры встроенной си- стемы самотестирования. Цель работы – разработка метода верификации энергонезависимой ячейки памяти, который бы имел большую покрывающую способность и быстродействие В результате был выбран и оптимизирован маршевый алгоритм тестирования March- FT в соответствии с целью работы. Разработана на языке описания аппаратуры Verilog по- веденческая модель встроенной системы самотестирования с архитектурой, поддерживаю- щей оптимизированный алгоритм. | ru |
dc.format.extent | Электрон. дан. (1 файл : 2,6 Мб) | ru |
dc.title | Разработка цифрового блока верификации ячейки энергонезависимой памяти | ru |
dc.type | Text | ru |
dc.subject.rugasnti | 50.01 | ru |
dc.subject.udc | 004.9 | ru |
dc.textpart | Операции программы и проверки-чтения обычно выполняются несколько раз, прежде чем сообщать об ошибке контроллеру. В случае ошибки контроллер помечает страницу как недействительную и копирует данные на дру- гую свободную, но действительную страницу. Узкий шаг словарной строки и высокое напряжение в выбранных словарных строках могут мешать другим словарным строкам в том же блоке. Чтобы помеха не влияла на со- держимое ячеек в других ... | - |
Располагается в коллекциях: | Выпускные квалификационные работы |
Файлы этого ресурса:
Файл | Размер | Формат | |
---|---|---|---|
Самохин_Денис_Дмитриевич_Разработка_цифрового_блока_верификации.pdf | 2.69 MB | Adobe PDF | Просмотреть/Открыть |
Показать базовое описание ресурса
Просмотр статистики
Поделиться:
Все ресурсы в архиве электронных ресурсов защищены авторским правом, все права сохранены.